$1559
só jogos,Entre na Sala de Transmissão de Jogos de Cartas da Hostess, Onde Presentes Virtuais São Apenas o Começo de Uma Experiência de Jogo Incrivelmente Envolvente..Imagem:Paetus and Arria by Benjamin West (Christie's).jpeg|''Paetus and Arria'' (pintura de Benjamin West, 1773),Em uma arquitetura de buffer de pré-busca, quando um acesso à memória ocorre em uma linha, o buffer pega um conjunto de palavras de dados adjacentes na linha e as lê ("explode") em sequência rápida nos pinos de E/S, sem a necessidade de solicitação de endereço de coluna individual. Isso pressupões que a CPU deseja palavras de dados adjacentes na memória, o que na prática é muito frequente. Por exemplo, em DDR1, duas palavras de dados adjacentes serão lidas de cada chip no mesmo ciclo de clock e colocadas no buffer de pré-busca. Cada palavras será então transmitida em bordas ascendentes e descendentes consecutivas do ciclo de clock. Da mesma forma, em DDR2 com um buffer de pré-busca 4n, quatro palavras de dados consecutivas são lidas e colocadas no buffer enquanto um clock, que é duas vezes mais rápido que o clock interno do DDR..
só jogos,Entre na Sala de Transmissão de Jogos de Cartas da Hostess, Onde Presentes Virtuais São Apenas o Começo de Uma Experiência de Jogo Incrivelmente Envolvente..Imagem:Paetus and Arria by Benjamin West (Christie's).jpeg|''Paetus and Arria'' (pintura de Benjamin West, 1773),Em uma arquitetura de buffer de pré-busca, quando um acesso à memória ocorre em uma linha, o buffer pega um conjunto de palavras de dados adjacentes na linha e as lê ("explode") em sequência rápida nos pinos de E/S, sem a necessidade de solicitação de endereço de coluna individual. Isso pressupões que a CPU deseja palavras de dados adjacentes na memória, o que na prática é muito frequente. Por exemplo, em DDR1, duas palavras de dados adjacentes serão lidas de cada chip no mesmo ciclo de clock e colocadas no buffer de pré-busca. Cada palavras será então transmitida em bordas ascendentes e descendentes consecutivas do ciclo de clock. Da mesma forma, em DDR2 com um buffer de pré-busca 4n, quatro palavras de dados consecutivas são lidas e colocadas no buffer enquanto um clock, que é duas vezes mais rápido que o clock interno do DDR..